Un vistazo rápido al panorama actual de los semiconductores muestra que el sector está dominado por unos pocos actores, lo que convierte el diseño de chips personalizados en un ámbito de costos altísimos y plazos prolongados. De hecho, diseñar un sofisticado sistema en chip (SoC) de IA hoy en día requiere fácilmente cientos de millones de dólares junto con años de I+D, y un análisis estima que el desarrollo de un gran chip de 2 nm puede acercarse a los $725 millones, mientras que incluso un SoC de 5 nm “relativamente sofisticado” puede costar más de $500 millones.
ChipForge, el primer proyecto descentralizado de diseño de chips del mundo, impulsado por el ecosistema TATSU, pretende romper este molde abriendo el ámbito del diseño de chips a una comunidad global de colaboradores, principalmente mediante la fusión de incentivos al estilo blockchain con hardware de código abierto (convirtiendo así el desarrollo de chips en un juego competitivo pero colaborativo).
Como parte de su oferta principal, los “mineros” pueden presentar diseños de hardware para desafíos definidos, tras lo cual los validadores pares pueden utilizar herramientas industriales de EDA (Automatización de Diseño Electrónico) para comprobar la funcionalidad, el tiempo, el consumo de energía y el área. El resultado es un mercado de innovación de crowdsourcing, donde ingenieros de todo el mundo pueden cocrear y perfeccionar componentes de chips de código abierto.
Aún más importante, este enfoque en red aborda el dilema del “Edge AI”, donde dispositivos desde teléfonos hasta sensores IoT buscan cada vez más chips de IA más inteligentes y eficientes.
Descentralizado por diseño
En su núcleo, ChipForge ofrece una subred basada en blockchain (Subnet SN84 en Bittensor), permitiendo a los mineros competir en el diseño de componentes reales de silicio. En términos prácticos, esto significa que la plataforma emite desafíos periódicos (por ejemplo, un bloque ALU o un acelerador neuronal) para los cuales los participantes interesados pueden descargar especificaciones y presentar diseños RTL (Verilog).
Los validadores, equipados con cadenas de herramientas EDA en contenedores (Verilator, Yosys, OpenLane), pueden posteriormente sintetizar, simular y realizar place-and-route en cada presentación, calculando métricas estandarizadas para funcionalidad, rendimiento, área y consumo de energía (solo el diseño con mayor puntuación recibe recompensas en forma de tokens alpha).
Como resultado, ChipForge garantiza accesibilidad global, donde cualquier desarrollador calificado puede unirse a un desafío y diseñar un nuevo módulo de chip, rompiendo las barreras geográficas e institucionales de la I+D tradicional en silicio. Y dado que cada presentación se evalúa con criterios idénticos, solo los diseños realmente optimizados avanzan.
Los resultados hablan por sí mismos
Aunque aún es joven, ChipForge ya ha alcanzado hitos impresionantes, siendo el primer gran éxito de la red la finalización de un núcleo de procesador RISC-V completo con capacidades criptográficas. Incluía una ISA base de enteros de 32 bits más extensiones M (multiplicación/división), C (instrucciones comprimidas) y K (cripto), junto con cifrado/descifrado AES y hash SHA integrados.
Además de esto, el proyecto también ha establecido con éxito una infraestructura de desarrollo robusta. El equipo desplegó recientemente una “plataforma lista para producción que soporta la ejecución concurrente de desafíos” y servidores EDA en contenedores, asegurando que todos los diseños pasen por canales estándar de la industria.
Lo suficientemente importante, la tokenómica de ChipForge solo recompensa los mejores diseños, por lo que los equipos de minería deben centrarse en soluciones ágiles y eficientes, una filosofía que ha dado lugar a un ciclo de diseño centrado en la comunidad.
Acelerando la innovación en ‘Edge-AI’
El momento de la aparición de ChipForge difícilmente podría ser mejor, ya que la demanda de Edge AI (es decir, tecnología donde los algoritmos de aprendizaje automático se procesan directamente en el dispositivo) se ha disparado hasta la asombrosa cifra de $733 mil millones. Incluso las principales empresas de la nube y dispositivos han apostado por soluciones de silicio a medida, con Google, Amazon, Microsoft y NVIDIA adoptando ISAs abiertas.
Así, para miles de millones de smartphones, wearables, robots autónomos y cámaras habilitados para edge, ChipForge ha abordado problemas persistentes relacionados con la eficiencia energética y la latencia, mientras se prepara para objetivos más ambiciosos a corto plazo. Para empezar, la empresa busca trasladar los diseños de prototipos FPGA a silicio real (aprovechando programas como los OpenMPW shuttles de Google) mientras extiende sus características de seguridad a la era post-cuántica.
Hasta el momento, su núcleo RISC-V actual ya ha integrado funciones criptográficas críticas (AES, SHA), y el equipo planea añadir cifrado seguro contra la computación cuántica en futuros diseños. Por lo tanto, con las ventas de chips de IA aumentando más del 15% anual en los próximos 3 años, el modelo de ChipForge podría convertirse perfectamente en el “hogar” de los procesadores de IA en dispositivo de próxima generación, cerrando así la brecha entre el movimiento de código abierto en curso y la vanguardia de la tecnología del silicio. ¡Se avecinan tiempos interesantes!
